기본 콘텐츠로 건너뛰기

발상의 전환

살아오면서 상당히 많이 들어온 얘기 중의 하나가 " 발상의 전환 " 이라고 생각합니다. 현재 Mobile 산업에서 큰 획을 그리고 있는 Apple 사의 i 시리즈가 그 한 예라 하겠습니다. 스티브 잡스의 발상의 전환 에서 이루어 낸 걸작입니다. Apple 사는 얼마전까지만 하더라도 그 명성에는 걸맞지 않은 많은 어려움을 겪었습니다. 그 와중에 I POD, I PHONE, I PAD 를 개발하여 소비자들의 열광을 받았습니다. 그 회사의 전략은 이러했습니다. 동일한 하드웨어에 소프트웨어를 통합하여 호환성을 최대한 유지하는 전략이었습니다. 실상 I 시리즈의 소프트웨어는 그 화려함과 인터페이스의 간략화, 다 접점 인식 터치 스크린을 적용하여 공상과학 영화에서는 가능했던 대형 스크린 위에 손과 손가락을 이용하여 프로그램을 실행하고 프로그램 창을 확대하며, 키보드나 마우스의 부수적인 장치없이도 컴퓨터를 사용할 수 있는 환경으로 진화하고 있습니다. 비교하여 우리나라의 경우, 삼성전자가 전세계 모바일 시장을 선점하였었습니다. 실상 판매는 많이 했습니다만, 거기에 사용하는 주요한 OS 는 퀄컴의 것이었으며, 하드웨어의 주요한 단위 칩들이 미국, 일본, 유럽의 것이었습니다. MMI와 GUI, 기구 디자인을 제외한 거의 대부분이 외국의 기술을 도입하여 응용한 사례입니다. 모바일 서비스를 제공하는 S 사를 비롯한 많은 업체들은 그들 자신의 Nate, OZ 등 CDMA 망을 이용한 인터넷 접속을 통해 어마끔찍한 재화를 축적하며, 새로운 시대로의 무선 인터넷 시장 도입을 눈먼 정부를 이용하여 I PHONE 과 같은 무선 인터넷이 장점인 Smart Phone 이 개발과 도입을 막아오다가 Apple 사에 그 자리를 내 주게 되었습니다. 실제로는 Smart Phone 의 개발에 있어서 우리나의 Mobile 제조사들은 미리부터 그 기술력을 확보하고 있었습니다. MP3 Player 의 경우도 안타까웠습니다. 세계 최초로 Mobile MP3 Player 를 개발하여 세계를 선

What gets measured, gets managed

What gets measured, gets managed (측정되는 것만 관리될 수 있다) - 피터 트러커   새로운 에너지를 개발하는 것보다 이미 만들어지 에너지를 효율적으로 사용하고 관리하는 것이 중요합니다. 에너지 관리의 중요한 방법은 목표를 설정하고 이 목표에 대한 성과를 측정하는 것, 그리고 벤치마킹을 통해 관리하는 것입니다.   첨부파일은 슈나이더 일렉트릭(Schneider Electric)의 에너지 효율 백서를 통한 에너지관리 입니다. 업무에 참고하세요

ADE7758 Rev.D Datasheet 6 (for Korean)

REFERENCE CIRCUIT The nominal reference voltage at the REFIN/OUT pin is 2.42 V. This is the reference voltage used for the ADCs in the ADE7758. However, the current channels have three input range selections (full scale is selectable among 0.5 V, 0.25 V, and 0.125 V). This is achieved by dividing the reference internally by 1, ½, and ¼. The reference value is used for the ADC in the current channels. Note that the full-scale selection is only available for the current inputs. The REFIN/OUT pin can be overdriven by an external source, for example, an external 2.5 V reference. Note that the nominal reference value supplied to the ADC is now 2.5 V and not 2.42 V. This has the effect of increasing the nominal analog input signal range by 2.5/2.42 × 100% = 3% or from 0.5 V to 0.5165 V. The voltage of the ADE7758 reference drifts slightly with temperature; see the Specifications section for the temperature coefficient specification (in ppm/°C). The value of the temperature dri

ADE7758 Rev.D Datasheet 5 (for Korean)

PEAK VOLTAGE DETECTION The ADE7758 can record the peak of the voltage waveform and produce an interrupt if the current exceeds a preset limit. ADE7758은 전압 파형의 피크값을 기록할 수 있으며 전류가 기정의 한계값을 초과하게되면 인터럽트를 발생할 수 있다. Peak Voltage Detection Using the VPEAK Register The peak absolute value of the voltage waveform within a fixed number of half-line cycles is stored in the VPEAK register. Figure 58 illustrates the timing behavior of the peak voltage detection. 반-선형 사이클의 고정수내의 전압 파형의 피크 절대값은 VPEAK 레지스터에 기록된다. 그림58은 피크 전압 검출의 타이밍 상태를 표현한 것이다. Note that the content of the VPEAK register is equivalent to Bit 6 to Bit 13 of the 16-bit voltage waveform sample. At full-scale analog input, the voltage waveform sample at 60 Hz is 0x2748. The VPEAK at full-scale input is therefore expected to be 0x9D. In addition, multiple phases can be activated for the peak detection simultaneously by setting multiple bits among the PEAKSEL[2:4] bits in the MMODE register. These bits select the phas

ADE7758 Rev.D Datasheet 4 (for Korean)

PHASE COMPENSATION When the HPF in the current channel is disabled, the phase error between the current channel (IA, IB, or IC) and the corresponding voltage channel (VA, VB, or VC) is negligible. When the HPF is enabled, the current channels have phase response (see Figure 53 through Figure 55). The phase response is almost 0 from 45 Hz to 1 kHz. The frequency band is sufficient for the requirements of typical energy measurement applications. However, despite being internally phase compensated, the ADE7758 must work with transducers that may have inherent phase errors. For example, a current transformer (CT) with a phase error of 0.1° to 0.3° is not uncommon. These phase errors can vary from part to part, and they must be corrected to perform accurate power calculations. 전류 채널의 HPF가 비활성화일 때, 전류 채널(IA, IB, IC)와 통신 전압 채널(VA, VB, BC)사이의 상 오차값은 무시할 수 있을 정도로 작다. HPF가 활성상태일 때, 전류 채널은 상 응답을 가진다. 상 응답은 45Hz에서 1kHz까지 대부분 0값이다. 주파수 대역은 전형적인 에너지 측정 응용의 요구 사항에 대해 충분한 값이다. 그러나, 내부적

ADE7758 Rev.D Datasheet 3 (for Korean)

VOLTAGE CHANNEL ADC Figure 49 shows the ADC and signal processing chain for the input VA in the voltage channel. The VB and VC channels have similar processing chains. For active and reactive energy measurements, the output of the ADC passes to the multipliers directly and is not filtered. This solution avoids the much larger multibit multiplier and does not affect the accuracy of the measurement. An HPF is not implemented on the voltage channel to remove the dc offset because the HPF on the current channel alone should be sufficient to eliminate error due to ADC offsets in the power calculation. However, ADC offset in the voltage channels produces large errors in the voltage rms calculation and affects the accuracy of the apparent energy calculation. 그림49는 ADC와 전압 채널의 입력 VA 에 대한 신호 처리 계열을 보여준다. VB와 VC 채널은 유사한 처리 계열을 가진다. 유효와 무효 에너지 측정에 대해, ADC 의 출력은 필터링되지 않고 직접 승산기로 패스된다. 이 솔루션은 매우 큰 다중비트 승산을 막으며 측정의 정확도에 불리하게 작용하지 않는다. HPF는 전력 계산에서 ADC 옵셋에 상응하는 오차를 업애기에 충분한 단일 전류 채널 상

ADE7758 Rev.D Datasheet 2 (for Korean)

CURRENT CHANNEL ADC Figure 41 shows the ADC and signal processing path for the input IA of the current channels (same for IB and IC). In waveform sampling mode, the ADC outputs are signed twos complement 24-bit data-words at a maximum of 26.0 kSPS (thousand samples per second). With the specified full-scale analog input signal of ±0.5 V, the ADC produces its maximum output code value (see Figure 41). This diagram shows a full-scale voltage signal being applied to the differential inputs IAP and IAN. The ADC output swings between 0xD7AE14 (−2,642,412) and 0x2851EC (+2,642,412). 그림41은 전류 채널의 IA 입력에 대한 ADC와 신호 처리선을 보여준다. 파형 샘플링 모드에서, ADC 출력값은 26.0kSPS 최대값에서 부호있는 이의 보수 24비트 데이타 워드값이다. 명시된 +-0.5V 최대 축척 아날로그 입력 신호를 가진 ADC 는 최대 출력 코드값을 제공한다. 이 도표는 미분 입력 IAP와 IAN 에서 공급된 최대 축척 전압 신호값을 보여준다. ADC 출력은 0xD7AE14와 0x2851EC 사이값을 가진다. Current Waveform Gain Registers There is a multiplier in the signal path in the current channel for each phase. The current waveform can be changed by ±5